一種八連通圖像處理方法和裝置
基本信息
申請?zhí)?/td> | CN201410089006.0 | 申請日 | - |
公開(公告)號 | CN103810713A | 公開(公告)日 | 2014-05-21 |
申請公布號 | CN103810713A | 申請公布日 | 2014-05-21 |
分類號 | G06T7/00(2006.01)I;G06T1/60(2006.01)I | 分類 | 計算;推算;計數(shù); |
發(fā)明人 | 張暉 | 申請(專利權(quán))人 | 深圳市普菲特安迪科技有限公司 |
代理機構(gòu) | - | 代理人 | - |
地址 | 518000 廣東省深圳市寶安區(qū)82區(qū)新湖路華豐科技園E、F座C區(qū)六樓610號 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明公開了一種八連通圖像處理方法和裝置,方法包括步驟:讀取二值掩碼圖像;逐行或者逐列對二值掩碼圖像的像素點進(jìn)行標(biāo)記,標(biāo)記時讀取到“0”值掩碼像素點時,其標(biāo)記值設(shè)為0,第一次讀取到的“1”值掩碼像素點的標(biāo)記值設(shè)為1,后面讀取到“1”值掩碼像素點時,判斷已標(biāo)記的“1”值掩碼像素點是否與當(dāng)前“1”值掩碼像素點八連通,如果是,則當(dāng)前“1”值掩碼像素點的標(biāo)記值為前面八連通標(biāo)記值中的最小值,否則當(dāng)前“1”值掩碼像素點的標(biāo)記值為前面標(biāo)記值中的最大值加1,得到標(biāo)記圖像;遍歷標(biāo)記圖像進(jìn)行八連通迭代,當(dāng)標(biāo)記值不再變化時,停止迭代過程。裝置包括位于FPGA中并依次連接的圖像標(biāo)記模塊、八連通迭代模塊和清除小區(qū)域模塊。 |
