一種基于RISC-V處理器的向量存/取指令執(zhí)行方法、系統(tǒng)及裝置

基本信息

申請?zhí)?/td> CN202111121097.8 申請日 -
公開(公告)號 CN113961247A 公開(公告)日 2022-01-21
申請公布號 CN113961247A 申請公布日 2022-01-21
分類號 G06F9/30(2006.01)I 分類 計算;推算;計數(shù);
發(fā)明人 程秀娟;王飛;姜志穎;范東睿 申請(專利權)人 北京睿芯眾核科技有限公司
代理機構 北京科龍寰宇知識產(chǎn)權代理有限責任公司 代理人 孫皓晨
地址 101399北京市順義區(qū)瀾西園四區(qū)26號樓3層318室(科技創(chuàng)新功能區(qū))101399
法律狀態(tài) -

摘要

摘要 本發(fā)明提供了一種基于RISC?V處理器的向量存/取指令執(zhí)行方法、系統(tǒng)及裝置,該方法包括:接收來自前端流水線的向量的load/store指令;鎖住執(zhí)行l(wèi)oad/store指令的流水線,每個周期中計算一個元素的地址,將訪問每個元素的操作拆分為一個微操作;每個微操作訪問數(shù)據(jù)的高速緩存以獲取數(shù)據(jù);若沒有命中第一級高速緩存,則通過內(nèi)存隊列向下一級高速緩存取回緩存行,并將取回的所述緩存行寫到內(nèi)存隊列的對應表項中,并通知所有使用該取回的所述緩存行的微操作,所需數(shù)據(jù)已經(jīng)準備好;將load/store指令重新進入到流水線中,并執(zhí)行對應的存取操作。本方案能有效實現(xiàn)strided和indexed兩種尋址方式的load/store指令的快速執(zhí)行,有效減少存儲器訪問次數(shù)。