互連線自校準(zhǔn)電路、方法及可編程邏輯器件

基本信息

申請?zhí)?/td> CN202111016248.3 申請日 -
公開(公告)號 CN113938127A 公開(公告)日 2022-01-14
申請公布號 CN113938127A 申請公布日 2022-01-14
分類號 H03K19/17792(2020.01)I;H03K19/17764(2020.01)I;G01R31/3185(2006.01)I;G01R31/317(2006.01)I 分類 基本電子電路;
發(fā)明人 周芝梅;馮晨;王于波;張凱;鄭海杰;王惠劍;熊奎;劉庚;錢國良 申請(專利權(quán))人 國網(wǎng)思極紫光(青島)微電子科技有限公司
代理機構(gòu) 北京潤平知識產(chǎn)權(quán)代理有限公司 代理人 肖冰濱;王曉曉
地址 266300山東省青島市膠州市膠東街道辦事處便民服務(wù)中心903房間
法律狀態(tài) -

摘要

摘要 本發(fā)明提供一種可編程邏輯器件的互連線自校準(zhǔn)電路、一種可編程邏輯器件的互連線自校準(zhǔn)方法及一種可編程邏輯器件,屬于可編程邏輯器件電路領(lǐng)域?;ミB線自校準(zhǔn)電路包括:誤碼校驗?zāi)K,用于檢測可編程邏輯器件的內(nèi)部邏輯電路與外部資源的數(shù)據(jù)交互過程中是否發(fā)生誤碼并生成對應(yīng)的檢測結(jié)果;校準(zhǔn)模塊,用于根據(jù)檢測結(jié)果調(diào)整連接內(nèi)部邏輯電路的互連線的驅(qū)動電壓。本發(fā)明提供的自校準(zhǔn)電路能根據(jù)誤碼校驗?zāi)K的校驗結(jié)果來調(diào)整連接內(nèi)部邏輯電路的互連線的驅(qū)動電壓,以調(diào)節(jié)互連線的速度,實現(xiàn)依據(jù)應(yīng)用場景和應(yīng)用需求調(diào)節(jié)互連線的速度,在高速應(yīng)用模式下提高互連線速度,確保傳輸可靠性,在低速應(yīng)用模式下降低互連線速度,節(jié)省器件功耗,延長器件壽命。