一種基于FPGA的零中頻二次雷達應(yīng)答脈沖提取方法
基本信息
申請?zhí)?/td> | CN201911005758.3 | 申請日 | - |
公開(公告)號 | CN110596652B | 公開(公告)日 | 2021-08-31 |
申請公布號 | CN110596652B | 申請公布日 | 2021-08-31 |
分類號 | G01S7/292(2006.01)I;G01S13/76(2006.01)I | 分類 | 測量;測試; |
發(fā)明人 | 楊見;鄒亮;郝精一;劉永剛 | 申請(專利權(quán))人 | 四川九洲空管科技有限責(zé)任公司 |
代理機構(gòu) | 成都九鼎天元知識產(chǎn)權(quán)代理有限公司 | 代理人 | 管高峰 |
地址 | 621000四川省綿陽市科創(chuàng)園區(qū)九洲大道255號 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明公開了一種基于FPGA的零中頻二次雷達應(yīng)答脈沖提取方法,包括以下步驟:獲取接收通道初始參數(shù),設(shè)備上電后,將噪聲均值初始化為初始噪聲均值,根據(jù)初始參數(shù)和噪聲均值計算接收通道噪聲正偏門限和噪聲負偏門限;緩存N組連續(xù)輸入數(shù)據(jù),對緩存的N組輸入數(shù)據(jù)進行甄別,剔除輸入數(shù)據(jù)中的信號數(shù)據(jù)并用噪聲均值替代,得到N組噪聲數(shù)據(jù),對N組噪聲數(shù)據(jù)求平均獲得當(dāng)前的噪聲均值;將輸入數(shù)據(jù)與當(dāng)前噪聲均值進行比較,大于均值的輸出,再將輸出的數(shù)據(jù)進行窄脈沖濾除處理,得到提取的應(yīng)答脈沖序列。本發(fā)明通過對輸入數(shù)據(jù)類型的甄別,準(zhǔn)確提取其中的噪聲數(shù)據(jù)獲取動態(tài)噪聲門限,減少了異常的噪聲數(shù)據(jù)對后端解碼的干擾,提升二次雷達設(shè)備的可靠性。 |
