一種基于FPGA的管腳復(fù)用配置方法、裝置及FPGA

基本信息

申請?zhí)?/td> CN202110119816.6 申請日 -
公開(公告)號 CN113157634A 公開(公告)日 2021-07-23
申請公布號 CN113157634A 申請公布日 2021-07-23
分類號 G06F15/78;G06F13/38 分類 計算;推算;計數(shù);
發(fā)明人 蔡旭偉;張亭亭;古生霖;王興興;賈紅;陳維新;韋嶔;程顯志 申請(專利權(quán))人 廈門智多晶科技有限公司
代理機(jī)構(gòu) 西安嘉思特知識產(chǎn)權(quán)代理事務(wù)所(普通合伙) 代理人 劉長春
地址 361012 福建省廈門市火炬高新區(qū)火炬園火炬路56-58號火炬廣場南樓304-20號
法律狀態(tài) -

摘要

摘要 本發(fā)明涉及一種基于FPGA的管腳復(fù)用配置方法、裝置及FPGA,該方法包括:S1:接收數(shù)據(jù)指令;S2:對所述數(shù)據(jù)指令進(jìn)行譯碼,得到譯碼數(shù)據(jù);S3:判斷所述譯碼數(shù)據(jù)的特定位置處的特定字段是否為特定標(biāo)識,若是,則控制位設(shè)置為1,若否,則控制位設(shè)置為0;S4:響應(yīng)于所述控制位設(shè)置為1,則禁用SCM、SSPI、MSPI和I2C管腳的功能,并將其作為JTAG數(shù)據(jù)接口;響應(yīng)于所述控制位設(shè)置為0,則恢復(fù)SCM、SSPI、MSPI和I2C管腳的功能。本發(fā)明的方法,通過JTAG接口接收數(shù)據(jù)指令,根據(jù)所述數(shù)據(jù)指令復(fù)用SPI、I2C配置專用管腳,將JTAG配置模式下的數(shù)據(jù)接口由1bit擴(kuò)展為8bit,既可以提高配置速度,也不需要額外添加配置專用管腳。