嵌入式芯片和外部設(shè)備的同步的配置方法及嵌入式芯片
基本信息
申請(qǐng)?zhí)?/td> | CN201910211673.4 | 申請(qǐng)日 | - |
公開(公告)號(hào) | CN111726186A | 公開(公告)日 | 2020-09-29 |
申請(qǐng)公布號(hào) | CN111726186A | 申請(qǐng)公布日 | 2020-09-29 |
分類號(hào) | H04J3/06(2006.01)I | 分類 | 電通信技術(shù); |
發(fā)明人 | 翟麗娜;蘇俊;王國(guó)棟 | 申請(qǐng)(專利權(quán))人 | 北京米文動(dòng)力科技有限公司 |
代理機(jī)構(gòu) | 北京元合聯(lián)合知識(shí)產(chǎn)權(quán)代理事務(wù)所(特殊普通合伙) | 代理人 | 北京米文動(dòng)力科技有限公司 |
地址 | 100000北京市海淀區(qū)北太平莊路18號(hào)A1408、A1409、A1410-11、A1412-15室 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明提供了一種嵌入式芯片和外部設(shè)備的同步的配置方法,該方法包括:在嵌入式芯片內(nèi)預(yù)設(shè)多核CPU,在所述多核CPU內(nèi)并行運(yùn)行并互相通信的分時(shí)操作系統(tǒng)和實(shí)時(shí)操作系統(tǒng);所述分時(shí)操作系統(tǒng)生成配置參數(shù),并將所述配置參數(shù)發(fā)送至所述實(shí)時(shí)操作系統(tǒng);所述實(shí)時(shí)操作系統(tǒng)根據(jù)所述配置參數(shù)對(duì)所述嵌入式芯片針對(duì)外部設(shè)備的同步操作進(jìn)行配置處理。相應(yīng)地,本發(fā)明還提供了相應(yīng)的計(jì)算機(jī)介質(zhì),以及一種嵌入式芯片。?? |
