一種芯片計算器件及計算系統(tǒng)
基本信息
申請?zhí)?/td> | CN202111033168.9 | 申請日 | - |
公開(公告)號 | CN113515240A | 公開(公告)日 | 2021-10-19 |
申請公布號 | CN113515240A | 申請公布日 | 2021-10-19 |
分類號 | G06F3/06(2006.01)I | 分類 | 計算;推算;計數(shù); |
發(fā)明人 | 左豐國;江喜平;郭一欣;周駿 | 申請(專利權(quán))人 | 西安紫光國芯半導(dǎo)體有限公司 |
代理機(jī)構(gòu) | 北京眾達(dá)德權(quán)知識產(chǎn)權(quán)代理有限公司 | 代理人 | 吳瑩 |
地址 | 710075陜西省西安市高新區(qū)丈八街辦高新六路38號A座4樓 | ||
法律狀態(tài) | - |
摘要
摘要 | 本申請公開一種芯片計算器件及計算系統(tǒng),涉及集成芯片技術(shù)領(lǐng)域,能夠增大存儲訪問的帶寬,降低存儲訪問產(chǎn)生的功耗。芯片計算器件,包括:存儲陣列芯片,包括存儲陣列,所述存儲陣列用于存儲數(shù)據(jù);運(yùn)算陣列芯片,包括運(yùn)算陣列,所述運(yùn)算陣列包括至少一個固定運(yùn)算單元,所述固定運(yùn)算單元用于實現(xiàn)固定運(yùn)算功能;可編程陣列芯片,包括可編程陣列,所述可編程陣列用于動態(tài)調(diào)度至少一個所述固定運(yùn)算單元的執(zhí)行流程,得到目標(biāo)運(yùn)算功能;所述存儲陣列芯片、所述可編程陣列芯片和所述運(yùn)算陣列芯片中的任意兩者之間通過三維異質(zhì)集成層疊連接。 |
