一種基于GAD定時(shí)檢測(cè)位的時(shí)鐘同步FPGA結(jié)構(gòu)和方法

基本信息

申請(qǐng)?zhí)?/td> CN201610279262.5 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN106603449A 公開(kāi)(公告)日 2017-04-26
申請(qǐng)公布號(hào) CN106603449A 申請(qǐng)公布日 2017-04-26
分類號(hào) H04L27/00(2006.01)I;H04J3/06(2006.01)I 分類 電通信技術(shù);
發(fā)明人 戴國(guó)良 申請(qǐng)(專利權(quán))人 福建先創(chuàng)電子有限公司
代理機(jī)構(gòu) 廈門市首創(chuàng)君合專利事務(wù)所有限公司 代理人 連耀忠;林燕玲
地址 362000 福建省泉州市豐澤區(qū)潯美工業(yè)區(qū)
法律狀態(tài) -

摘要

摘要 一種基于GAD定時(shí)檢測(cè)位的時(shí)鐘同步FPGA結(jié)構(gòu)和方法,包括數(shù)字內(nèi)插濾波器、數(shù)字鑒相器、第一環(huán)路濾波器、第二環(huán)路濾波器和數(shù)控振蕩器;該數(shù)字內(nèi)插濾波器一輸入端,其輸出端設(shè)置降采樣模塊;該降采樣模塊的一輸出端作為數(shù)據(jù)輸出,另一輸出端連接數(shù)字鑒相器輸入端;該數(shù)字鑒相器輸出端連接第一環(huán)路濾波器輸入端,該第一環(huán)路濾波器輸出端連接第二環(huán)路濾波器輸入端;該第二環(huán)路濾波器輸出端連接數(shù)控振蕩器,該數(shù)控振蕩器連接數(shù)字內(nèi)插濾波器另一輸入端。本發(fā)明的結(jié)構(gòu)和方法采用閉環(huán)結(jié)構(gòu)的時(shí)鐘同步原理來(lái)調(diào)整定時(shí)相位及頻率的偏差,從而輸出最佳的定時(shí)信號(hào)。能有效地消除發(fā)射機(jī)和接收機(jī)的時(shí)鐘偏差,保證接收端進(jìn)行正確的符號(hào)判決。