一種串行通信系統(tǒng)

基本信息

申請(qǐng)?zhí)?/td> CN202110174443.2 申請(qǐng)日 -
公開(公告)號(hào) CN112835840A 公開(公告)日 2021-05-25
申請(qǐng)公布號(hào) CN112835840A 申請(qǐng)公布日 2021-05-25
分類號(hào) G06F13/42 分類 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 王輝華;鄧知先;譚成午 申請(qǐng)(專利權(quán))人 深圳市英威騰交通技術(shù)有限公司
代理機(jī)構(gòu) 深圳市深佳知識(shí)產(chǎn)權(quán)代理事務(wù)所(普通合伙) 代理人 夏歡
地址 518000 廣東省深圳市寶安區(qū)石巖街道塘頭一號(hào)路創(chuàng)維創(chuàng)新谷5#D棟401
法律狀態(tài) -

摘要

摘要 本申請(qǐng)公開了一種串行通信系統(tǒng),該串行通信系統(tǒng)包括主設(shè)備和從設(shè)備;主設(shè)備和從設(shè)備均采用CPU+FPGA結(jié)構(gòu),其中,F(xiàn)PGA通過模擬RAM接口方式與對(duì)應(yīng)的CPU連接而實(shí)現(xiàn)設(shè)備內(nèi)通信;主設(shè)備的FPGA與從設(shè)備的FPGA,通過模擬SPI串行接口方式互相連接而實(shí)現(xiàn)設(shè)備間主從通信。本申請(qǐng)由CPU采用總線訪問RAM方式進(jìn)行操作控制,并基于主從設(shè)備的FPGA實(shí)現(xiàn)了共享雙口RAM的效果,接線簡(jiǎn)單且適合遠(yuǎn)距離通信,不僅通信速度快、效率高、協(xié)議簡(jiǎn)單,而且有效降低了CPU占用率,提高了通信實(shí)時(shí)性、帶寬利用率和抗干擾能力強(qiáng)。