一種通信方法、裝置及電子設(shè)備和存儲介質(zhì)

基本信息

申請?zhí)?/td> CN202111277182.3 申請日 -
公開(公告)號 CN113992473A 公開(公告)日 2022-01-28
申請公布號 CN113992473A 申請公布日 2022-01-28
分類號 H04L12/40(2006.01)I;H04L7/00(2006.01)I 分類 電通信技術(shù);
發(fā)明人 熊鈺麟;王信評;羅圣杰 申請(專利權(quán))人 寧波弘訊科技股份有限公司
代理機(jī)構(gòu) 北京集佳知識產(chǎn)權(quán)代理有限公司 代理人 吳磊
地址 315800浙江省寧波市北侖區(qū)大港五路88號
法律狀態(tài) -

摘要

摘要 本申請公開了一種通信方法、裝置及一種電子設(shè)備和計(jì)算機(jī)可讀存儲介質(zhì),該方法應(yīng)用于FPGA,包括:接收主站MCU發(fā)送的寫入指令,并將寫入指令中的第一通信數(shù)據(jù)寫入緩存發(fā)送區(qū);當(dāng)系統(tǒng)時鐘到達(dá)預(yù)設(shè)時鐘周期時,從緩存發(fā)送區(qū)中讀取通信數(shù)據(jù)并發(fā)送至目標(biāo)從站;接收目標(biāo)從站發(fā)送的第二通信數(shù)據(jù),并將第二通信數(shù)據(jù)寫入緩存接收區(qū);當(dāng)接收到主站MCU發(fā)送的讀取指令時,從緩存接收區(qū)中讀取通信數(shù)據(jù)發(fā)送至主站MCU。本申請通過數(shù)據(jù)環(huán)形緩存機(jī)制和周期性發(fā)送機(jī)制,降低了主站MCU數(shù)據(jù)傳輸?shù)膶?shí)時性要求,減少了主站MCU頻繁處理通信數(shù)據(jù)的使用率占用,提高了主站MCU的性能,進(jìn)而提高了通信傳輸效能,提升了通信數(shù)據(jù)量。