一種基于列梅茲逼近算法的sigmoid函數(shù)擬合硬件電路

基本信息

申請(qǐng)?zhí)?/td> CN201710416069.6 申請(qǐng)日 -
公開(公告)號(hào) CN107247992B 公開(公告)日 2019-08-30
申請(qǐng)公布號(hào) CN107247992B 申請(qǐng)公布日 2019-08-30
分類號(hào) G06N3/063 分類 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 宋宇鯤;王浩;張多利;杜高明 申請(qǐng)(專利權(quán))人 黃山市開發(fā)投資集團(tuán)有限公司
代理機(jī)構(gòu) 安徽省合肥新安專利代理有限責(zé)任公司 代理人 合肥工業(yè)大學(xué);黃山市開發(fā)投資集團(tuán)有限公司
地址 230009 安徽省合肥市包河區(qū)屯溪路193號(hào)
法律狀態(tài) -

摘要

摘要 本發(fā)明公開了一種基于列梅茲逼近算法的sigmoid函數(shù)擬合硬件電路,其特征是如下步驟進(jìn)行:1確定擬合多項(xiàng)式的階數(shù);2獲得sigmoid函數(shù)的擬合區(qū)間;3獲得分段區(qū)間;4獲得擬合多項(xiàng)式;5設(shè)計(jì)系數(shù)存儲(chǔ)模塊;6設(shè)計(jì)多項(xiàng)式運(yùn)算模塊;7設(shè)計(jì)判斷模塊;8獲得擬合硬件電路;9判斷操作數(shù)所在的擬合執(zhí)行區(qū)間;10讀取擬合多項(xiàng)式系數(shù);11在多項(xiàng)式運(yùn)算模塊中進(jìn)行擬合計(jì)算。本發(fā)明能在降低硬件資源消耗的基礎(chǔ)上,提高運(yùn)算精度、加快運(yùn)算速度以及提升運(yùn)算結(jié)構(gòu)的靈活性。