突發(fā)同步的實(shí)現(xiàn)方法及裝置

基本信息

申請(qǐng)?zhí)?/td> CN99119348.2 申請(qǐng)日 -
公開(公告)號(hào) CN1288309A 公開(公告)日 2001-03-21
申請(qǐng)公布號(hào) CN1288309A 申請(qǐng)公布日 2001-03-21
分類號(hào) H04J14/08;H04L7/02 分類 電通信技術(shù);
發(fā)明人 孫曙和;陳雪;張旭 申請(qǐng)(專利權(quán))人 北京北郵電信科技股份有限公司
代理機(jī)構(gòu) 北京銀龍專利代理有限公司 代理人 吳邦基
地址 100876北京市海淀區(qū)西土城路10號(hào)
法律狀態(tài) -

摘要

摘要 實(shí)現(xiàn)突發(fā)同步的方法,特征是對(duì)串行數(shù)據(jù)經(jīng)多拍延時(shí)器延時(shí)成多相數(shù)據(jù)再和關(guān)鍵字作相關(guān)比較,根據(jù)相關(guān)結(jié)果確定某相數(shù)據(jù)與主時(shí)鐘同步。用本發(fā)明方法的裝置由多拍延時(shí)器、抽樣器、相關(guān)器、選擇器及接入各部的主時(shí)鐘構(gòu)成,不需要現(xiàn)有技術(shù)中的相位校準(zhǔn),使結(jié)構(gòu)簡化,并可免除多相時(shí)鐘所帶來的缺點(diǎn),也簡化FPGA外圍電路,還容易消除亞穩(wěn)態(tài)對(duì)電路的影響。