Ka波段的慢波結(jié)構(gòu)開關(guān)芯片

基本信息

申請?zhí)?/td> CN202011598104.9 申請日 -
公開(公告)號 CN112786407A 公開(公告)日 2021-05-11
申請公布號 CN112786407A 申請公布日 2021-05-11
分類號 H01J23/26;H03K17/687 分類 基本電氣元件;
發(fā)明人 方勇;牟聰;于磊 申請(專利權(quán))人 成都天成電科科技有限公司
代理機構(gòu) 成都科海專利事務(wù)有限責(zé)任公司 代理人 李俊
地址 610000 四川省成都市成華區(qū)華盛路58號25幢
法律狀態(tài) -

摘要

摘要 本發(fā)明涉及一種Ka波段的慢波結(jié)構(gòu)開關(guān)芯片,包括GaAs基片,所述GaAs基片上設(shè)有輸入開關(guān)通道和輸出開關(guān)通道,所述輸入開關(guān)通道通過微帶傳輸線與輸出開關(guān)通道連接;所述輸出開關(guān)通道包括第一輸出通道和第二輸出通道,所述第一輸出通道和第二輸出通道以微帶傳輸線為對稱軸對稱設(shè)置;所述輸入開關(guān)通道與第一輸出通道構(gòu)成第一回路,所述輸入開關(guān)通道與第二輸出通道構(gòu)成第二回路;所述第一回路和第二回路均包括:依次串聯(lián)連接的輸入端、微帶傳輸線、慢波傳輸線、傳輸臂以及輸出端;本發(fā)明采用對稱化設(shè)計以及蛇形慢波結(jié)構(gòu)符合四分之一波長變換器的理論,能夠使芯片整個版圖的面積更加緊湊,更利于小型化設(shè)計;且并聯(lián)的設(shè)計方案能夠使得開關(guān)的傳輸損耗較小。