一種低功耗的芯片喚醒方法、電路、芯片、系統(tǒng)及介質(zhì)

基本信息

申請(qǐng)?zhí)?/td> CN202010846584.X 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN111984335A 公開(kāi)(公告)日 2020-11-24
申請(qǐng)公布號(hào) CN111984335A 申請(qǐng)公布日 2020-11-24
分類(lèi)號(hào) G06F9/4401(2018.01)I 分類(lèi) 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 耿曉祥;林明杰;王建中;張曦 申請(qǐng)(專(zhuān)利權(quán))人 蘇州云途半導(dǎo)體有限公司
代理機(jī)構(gòu) 北京天盾知識(shí)產(chǎn)權(quán)代理有限公司 代理人 孫倩倩
地址 215500江蘇省蘇州市常熟高新技術(shù)產(chǎn)業(yè)開(kāi)發(fā)區(qū)東南大道1號(hào)805室
法律狀態(tài) -

摘要

摘要 本發(fā)明提供了一種低功耗的芯片喚醒方法、電路、芯片、系統(tǒng)及介質(zhì),其在不影響功能的前提下,降低芯片功耗,考慮外界環(huán)境對(duì)喚醒系統(tǒng)的準(zhǔn)備時(shí)間的影像,使芯片功耗達(dá)到最低,方法包括以下步驟:設(shè)置喚醒間隔時(shí)間和喚醒調(diào)整時(shí)間,芯片系統(tǒng)在休眠中經(jīng)過(guò)喚醒間隔時(shí)間減去喚醒調(diào)整時(shí)間的時(shí)長(zhǎng)后,模擬模塊準(zhǔn)備喚醒芯片系統(tǒng),在每次模擬模塊準(zhǔn)備喚醒芯片系統(tǒng)時(shí)進(jìn)行計(jì)時(shí),統(tǒng)計(jì)模擬模塊準(zhǔn)備喚醒芯片系統(tǒng)的用時(shí),將上一次模擬模塊準(zhǔn)備喚醒芯片系統(tǒng)的用時(shí)疊加裕度時(shí)間,作為下一次的喚醒調(diào)整時(shí)間,不斷更新喚醒調(diào)整時(shí)間以降低芯片喚醒功耗。??