一種基于RISC-V的用于直接跳轉(zhuǎn)的預(yù)編碼設(shè)計方法及系統(tǒng)
基本信息
申請?zhí)?/td> | CN202111493024.1 | 申請日 | - |
公開(公告)號 | CN114035850A | 公開(公告)日 | 2022-02-11 |
申請公布號 | CN114035850A | 申請公布日 | 2022-02-11 |
分類號 | G06F9/38(2006.01)I | 分類 | 計算;推算;計數(shù); |
發(fā)明人 | 張然;王飛;姜志穎 | 申請(專利權(quán))人 | 蘇州睿芯集成電路科技有限公司 |
代理機構(gòu) | 北京科龍寰宇知識產(chǎn)權(quán)代理有限責(zé)任公司 | 代理人 | 孫皓晨 |
地址 | 215123江蘇省蘇州市蘇州工業(yè)園區(qū)星湖街328號創(chuàng)意產(chǎn)業(yè)園11-303 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明公開一種基于RISC?V的用于直接跳轉(zhuǎn)的預(yù)編碼設(shè)計方法及系統(tǒng),包括如下步驟:步驟S1:訪問高速指令cache;步驟S2:判斷cache是否命中,如果“是”,進入步驟S3,如果“否”,進入步驟S4;步驟S3:對指令進行decode,并拿到分支指令地址;步驟S4:訪問低速cache,或者低速磁盤;步驟S5:對直接跳轉(zhuǎn)分支進行預(yù)編碼;步驟S6:將處理過的指令回填。本發(fā)明相比之下可以節(jié)約1個cycle的bubble。 |
