一種基于FPGA實現(xiàn)IIC多路切換的總線設(shè)備
基本信息
申請?zhí)?/td> | CN202220165091.4 | 申請日 | - |
公開(公告)號 | CN216772412U | 公開(公告)日 | 2022-06-17 |
申請公布號 | CN216772412U | 申請公布日 | 2022-06-17 |
分類號 | G06F13/42(2006.01)I | 分類 | 計算;推算;計數(shù); |
發(fā)明人 | 吳國;康萬龍;晏陽新;周承鋒;黃毅飛;周志虎;蔡忠定;王偉 | 申請(專利權(quán))人 | 深圳市瑞馳信息技術(shù)有限公司 |
代理機構(gòu) | 深圳市中融創(chuàng)智專利代理事務(wù)所(普通合伙) | 代理人 | - |
地址 | 518000廣東省深圳市前海深港合作區(qū)前灣一路1號A棟201(入駐深圳市前海商務(wù)秘書有限公司) | ||
法律狀態(tài) | - |
摘要
摘要 | 本實用新型提供一種基于FPGA實現(xiàn)I I C多路切換的總線設(shè)備,包括前級FPGA器件上的多個I I C通道連接多個底板上的后級FPGA器件,后級FPGA器件的多個I I C通道連接多個移動終端從設(shè)備,形成兩級的FPGA線路,使得該總線設(shè)備代替了傳統(tǒng)的I I C切換器和集線器,能夠解決I I C信號出現(xiàn)異常不能自行恢復(fù)的問題,一旦后端鏈路異常也不會對其他路I I C信號產(chǎn)生影響,具有隔離異常設(shè)備的作用,若主機端出現(xiàn)異常造成I I C時序未完成,導(dǎo)致信號異常時,F(xiàn)PGA可以檢測到這種狀態(tài)并進行超時釋放總線,大大提高I I C通訊的可靠性。 |
