一種FPGA芯片在線更新配置電路及方法

基本信息

申請(qǐng)?zhí)?/td> CN202011134086.9 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN112328534A 公開(kāi)(公告)日 2021-02-05
申請(qǐng)公布號(hào) CN112328534A 申請(qǐng)公布日 2021-02-05
分類(lèi)號(hào) G06F15/78(2006.01)I; 分類(lèi) 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 鄭吉華 申請(qǐng)(專(zhuān)利權(quán))人 卓曜(北京)科技有限公司
代理機(jī)構(gòu) 廣州三環(huán)專(zhuān)利商標(biāo)代理有限公司 代理人 熊永強(qiáng)
地址 100000北京市海淀區(qū)阜外亮甲店1號(hào)恩濟(jì)西園產(chǎn)業(yè)園1號(hào)樓一層1-1
法律狀態(tài) -

摘要

摘要 本發(fā)明提供了一種FPGA芯片在線更新配置電路及方法,該FPGA配置電路包括用于實(shí)現(xiàn)具體電路功能的FPGA模塊、用于接收上位機(jī)的指令并且控制FPGA配置電路的各個(gè)模塊的控制器模塊、用于存儲(chǔ)上述FPGA模塊的配置程序以及配合上述控制器模塊配置上述FPGA模塊的FLASH模塊、以及用于控制上述FPGA模塊配置時(shí)鐘通斷的緩沖器模塊。當(dāng)開(kāi)始更新時(shí),控制器模塊控制緩沖器模塊停止向FPGA模塊提供配置時(shí)鐘,并向FLASH模塊寫(xiě)入新的配置程序,然后控制器模塊控制FPGA模塊進(jìn)行清零,并控制緩沖器模塊恢復(fù)向FPGA模塊提供配置時(shí)鐘。??