多地址響應(yīng)的復(fù)雜可程序邏輯裝置及運作方法
基本信息
申請?zhí)?/td> | CN201910815199.6 | 申請日 | - |
公開(公告)號 | CN110532196B | 公開(公告)日 | 2021-10-01 |
申請公布號 | CN110532196B | 申請公布日 | 2021-10-01 |
分類號 | G06F12/02(2006.01)I;G06F9/30(2006.01)I | 分類 | 計算;推算;計數(shù); |
發(fā)明人 | 詹鵬 | 申請(專利權(quán))人 | 英業(yè)達科技有限公司 |
代理機構(gòu) | 上海思微知識產(chǎn)權(quán)代理事務(wù)所(普通合伙) | 代理人 | 周耀君 |
地址 | 201112上海市閔行區(qū)浦星路789號 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明公開了一種多地址響應(yīng)的復(fù)雜可程序邏輯裝置,包括集成電路從屬電路、第一多工器、多個第二多工器及多個寄存電路。集成電路從屬電路解析數(shù)據(jù)流以產(chǎn)生地址信息與輸入資料。所述的地址信息響應(yīng)于多個預(yù)設(shè)地址之一,集成電路從屬電路輸出響應(yīng)的預(yù)設(shè)地址作為地址指令以及輸入資料。第一多工器根據(jù)地址指令將輸入資料輸出到該些第二多工器中對應(yīng)的一個第二多工器。接獲輸入資料的第二多工器依據(jù)輸入資料,存取該些寄存電路中對應(yīng)的一個寄存電路內(nèi)的寄存器。本發(fā)明還公開一種多地址響應(yīng)的復(fù)雜可程序邏輯裝置的運作方法。 |
