一種基于FPGA和MBS架構(gòu)的spacewire總線控制器
基本信息
申請(qǐng)?zhí)?/td> | CN202111143006.0 | 申請(qǐng)日 | - |
公開(kāi)(公告)號(hào) | CN113760801A | 公開(kāi)(公告)日 | 2021-12-07 |
申請(qǐng)公布號(hào) | CN113760801A | 申請(qǐng)公布日 | 2021-12-07 |
分類號(hào) | G06F13/38(2006.01)I;G06F13/40(2006.01)I;G06F13/42(2006.01)I | 分類 | 計(jì)算;推算;計(jì)數(shù); |
發(fā)明人 | 陳潤(rùn)娜;薛時(shí)凱;戴春泉;邵志陽(yáng);權(quán)衡 | 申請(qǐng)(專利權(quán))人 | 理工雷科電子(西安)有限公司 |
代理機(jī)構(gòu) | 西安合創(chuàng)非凡知識(shí)產(chǎn)權(quán)代理事務(wù)所(普通合伙) | 代理人 | 馬英 |
地址 | 710003陜西省西安市高新區(qū)西太路526號(hào)信息產(chǎn)業(yè)園二期4號(hào)樓B4-01 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明涉及了一種基于FPGA和MBS架構(gòu)的spacewire總線控制器,由MBS實(shí)現(xiàn)上層控制,F(xiàn)PGA搭建底層邏輯。采用FPGA搭建不同的寄存器讀寫(xiě)電路,通過(guò)HOCI底層接口邏輯和COMI底層接口邏輯實(shí)現(xiàn)對(duì)spacewire接口芯片BM4802的讀寫(xiě)控制。本控制器的底層邏輯由FPGA搭建,簡(jiǎn)化了MBS的使用,也能使底層驅(qū)動(dòng)更加靈活的適應(yīng)各種應(yīng)用場(chǎng)景,且對(duì)HOCI接口和COMI接口不區(qū)分使用方法,MBS可直接發(fā)送命令,增加了底層驅(qū)動(dòng)可讀性與復(fù)用性;COMI底層接口邏輯里增加了大容量雙口RAM,減少了板卡上的RAM緩存,使硬件更加簡(jiǎn)潔的同時(shí)減小了成本。同時(shí)FPGA+MBS的結(jié)合使得HOCI接口具備了COMI接口的一部分特性,當(dāng)使用HOCI接口讀寫(xiě)數(shù)據(jù)時(shí),MBS只需發(fā)一次命令,由FPGA解析可循環(huán)去讀寫(xiě)B(tài)M4802的FIFO,極大程度的提高了HOCI接口的傳輸速率。 |
