一種基于FPGA控制的多任務(wù)動態(tài)重構(gòu)處理系統(tǒng)和方法

基本信息

申請?zhí)?/td> CN201910672046.0 申請日 -
公開(公告)號 CN110398921A 公開(公告)日 2019-11-01
申請公布號 CN110398921A 申請公布日 2019-11-01
分類號 G05B19/042(2006.01)I 分類 控制;調(diào)節(jié);
發(fā)明人 張樂年; 韓小兵; 齊瑜; 鄧小剛 申請(專利權(quán))人 理工雷科電子(西安)有限公司
代理機構(gòu) - 代理人 -
地址 710075 陜西省西安市高新區(qū)魚化街辦天谷七路996號西安國家數(shù)字出版基地C座10505室
法律狀態(tài) -

摘要

摘要 本發(fā)明涉及數(shù)據(jù)處理技術(shù)領(lǐng)域,具體涉及一種基于FPGA控制的多任務(wù)動態(tài)重構(gòu)處理系統(tǒng)和方法,其中系統(tǒng)包括FPGA和多個DSP處理器,所述FPGA內(nèi)部包括多個動態(tài)重構(gòu)控制器,其中,每個動態(tài)重構(gòu)控制器分別通過局部總線與一個DSP處理器連接;所述多個動態(tài)重構(gòu)控制器相互獨立,分別用于控制對應(yīng)的DSP處理器的任務(wù)加載、任務(wù)切換、復(fù)位以及結(jié)束任務(wù)。這樣現(xiàn)了該系統(tǒng)具有多處理任務(wù)協(xié)作、多模式間獨立工作的功能;提高了多任務(wù)動態(tài)切換中軟件資源分配的利用率,充分提升了的嵌入式系統(tǒng)處理平臺多任務(wù)處理性能。