一種基于現(xiàn)場(chǎng)可編程門陣列的MPEG-4視頻編碼裝置

基本信息

申請(qǐng)?zhí)?/td> CN200820221705.6 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN201266990Y 公開(kāi)(公告)日 2009-07-01
申請(qǐng)公布號(hào) CN201266990Y 申請(qǐng)公布日 2009-07-01
分類號(hào) H04N7/26(2006.01)I;H04N9/64(2006.01)I 分類 電通信技術(shù);
發(fā)明人 苗保剛;張衛(wèi)軍 申請(qǐng)(專利權(quán))人 西安飛鷹科技有限責(zé)任公司
代理機(jī)構(gòu) 西安弘理專利事務(wù)所 代理人 西安飛鷹科技有限責(zé)任公司
地址 710043陜西省西安市東開(kāi)發(fā)區(qū)火炬路4號(hào)樓D區(qū)510室
法律狀態(tài) -

摘要

摘要 本實(shí)用新型公開(kāi)的一種基于現(xiàn)場(chǎng)可編程門陣列的MPEG-4視頻編碼裝置,分別與外部設(shè)置的視頻源設(shè)備、電源模塊和時(shí)鐘模塊連接,該裝置包括片上外設(shè)總線,片上外設(shè)總線分別與控制處理器模塊、驅(qū)動(dòng)模塊、MPEG-4編碼模塊和宏塊格式轉(zhuǎn)換模塊相連接,控制處理器模塊通過(guò)快速單連接總線與視頻接收模塊連接,視頻接收模塊與宏塊格式轉(zhuǎn)換模塊連接,MPEG-4編碼模塊與宏塊格式轉(zhuǎn)換模塊連接。本實(shí)用新型視頻編碼裝置,在FPGA系統(tǒng)中實(shí)現(xiàn)了MPEG-4編解碼算法的硬件化,對(duì)視頻信號(hào)的編碼成像采用并行處理和高速動(dòng)態(tài)的流水線設(shè)計(jì),降低編碼成像的時(shí)間與功耗,提高速度,可滿足復(fù)雜環(huán)境現(xiàn)場(chǎng)的相關(guān)技術(shù)要求。