射頻收發(fā)芯片、針對射頻收發(fā)芯片的同步系統(tǒng)及方法

基本信息

申請?zhí)?/td> CN202010336238.7 申請日 -
公開(公告)號 CN111245472B 公開(公告)日 2020-08-04
申請公布號 CN111245472B 申請公布日 2020-08-04
分類號 H04B1/40;H04L7/00 分類 -
發(fā)明人 李國儒;孫庭波 申請(專利權(quán))人 杭州城芯科技有限公司
代理機構(gòu) 北京格允知識產(chǎn)權(quán)代理有限公司 代理人 張莉瑜
地址 310000 浙江省杭州市西湖區(qū)三墩鎮(zhèn)西園三路3號5樓504室
法律狀態(tài) -

摘要

摘要 本發(fā)明涉及一種射頻收發(fā)芯片、針對射頻收發(fā)芯片的同步系統(tǒng)及方法,該射頻收發(fā)芯片包括混頻器、模數(shù)轉(zhuǎn)換器、接收本振單元、發(fā)射本振單元、數(shù)模轉(zhuǎn)換器和數(shù)字單元,接收鏈路為零中頻架構(gòu),由混頻器、模數(shù)轉(zhuǎn)換器構(gòu)成,接收本振單元為小數(shù)頻綜;發(fā)射鏈路為射頻直采架構(gòu),由數(shù)模轉(zhuǎn)換器構(gòu)成,發(fā)射本振單元為整數(shù)頻綜;小數(shù)頻綜和整數(shù)頻綜的輸入為參考時鐘和同步信號。多芯片同步時,首先進行發(fā)射鏈路的整數(shù)頻綜同步,再進行接收鏈路的小數(shù)頻綜同步;小數(shù)頻綜同步包括小數(shù)分頻模塊的同步和多模分頻模塊的同步。本發(fā)明適用于大規(guī)模相控陣,無需外供高頻的本振信號,有效降低了多芯片同步時鐘網(wǎng)絡(luò)的功耗。