一種基于FPGA的透明網(wǎng)絡(luò)加密系統(tǒng)實現(xiàn)方法

基本信息

申請?zhí)?/td> CN202111304832.9 申請日 -
公開(公告)號 CN114050920A 公開(公告)日 2022-02-15
申請公布號 CN114050920A 申請公布日 2022-02-15
分類號 H04L9/40(2022.01)I;H04L9/06(2006.01)I 分類 電通信技術(shù);
發(fā)明人 張中方;臧云利;許廣建;趙長松;曹敏;劉守昌;張德瑞;李振;朱彤 申請(專利權(quán))人 山東多次方半導(dǎo)體有限公司
代理機構(gòu) 北京首捷專利代理有限公司 代理人 梁婧宇
地址 250013山東省濟南市中國(山東)自由貿(mào)易試驗區(qū)濟南片區(qū)新濼大街1299號鑫盛大廈2號樓15層1503
法律狀態(tài) -

摘要

摘要 本發(fā)明公開了一種基于FPGA的透明網(wǎng)絡(luò)加密系統(tǒng)實現(xiàn)方法,包括:接收明文網(wǎng)口的原數(shù)據(jù)包,解析網(wǎng)絡(luò)報文緩存MAC首部和IP首部信息;對IP首部和數(shù)據(jù)區(qū)進行數(shù)據(jù)對齊處理,增加第一、第二自定義字段;對增加第一、第二自定義字段后的數(shù)據(jù),采用預(yù)設(shè)算法加密;對加密后的數(shù)據(jù),增加第三、第四自定義字段,作為密文數(shù)據(jù)包;將所述密文數(shù)據(jù)包采用UDP協(xié)議發(fā)送到密文網(wǎng)口。該方法基于FPGA硬件,實現(xiàn)了網(wǎng)絡(luò)數(shù)據(jù)的透明加解密,脫離了傳統(tǒng)網(wǎng)絡(luò)加解密對CPU性能的依賴。依托FPGA技術(shù)實現(xiàn)硬件加密,安全防滲透,性能高。