一種小型化信號(hào)處理器
基本信息
申請(qǐng)?zhí)?/td> | CN201921361280.3 | 申請(qǐng)日 | - |
公開(kāi)(公告)號(hào) | CN210109807U | 公開(kāi)(公告)日 | 2020-02-21 |
申請(qǐng)公布號(hào) | CN210109807U | 申請(qǐng)公布日 | 2020-02-21 |
分類號(hào) | G06F15/16;H04L29/06 | 分類 | 計(jì)算;推算;計(jì)數(shù); |
發(fā)明人 | 黃河;師宇飛 | 申請(qǐng)(專利權(quán))人 | 成都市智訊聯(lián)創(chuàng)科技有限責(zé)任公司 |
代理機(jī)構(gòu) | 成都余行專利代理事務(wù)所(普通合伙) | 代理人 | 成都市智訊聯(lián)創(chuàng)科技有限責(zé)任公司 |
地址 | 610000 四川省成都市武侯區(qū)武侯新城管委會(huì)武青南路33號(hào)2層204號(hào) | ||
法律狀態(tài) | - |
摘要
摘要 | 本實(shí)用新型公開(kāi)了一種小型化信號(hào)處理器,涉及信號(hào)處理領(lǐng)域,包括殼體和設(shè)置在殼體內(nèi)的專用集成電路,專用集成電路包括FPGA處理模塊、DSP處理模塊、AD轉(zhuǎn)換模塊、DA轉(zhuǎn)換模塊、I/O模塊、網(wǎng)絡(luò)接口模塊和時(shí)鐘模塊,DSP處理模塊、AD轉(zhuǎn)換模塊、DA轉(zhuǎn)換模塊、I/O模塊、網(wǎng)絡(luò)接口模塊和時(shí)鐘模塊均與FPGA處理模塊電性連接,專用集成電路基于FPGA處理模塊進(jìn)行開(kāi)發(fā)設(shè)計(jì),專用集成電路通過(guò)AD轉(zhuǎn)換模塊輸入兩路中頻信號(hào),專用集成電路通過(guò)DA轉(zhuǎn)換模塊輸出兩路高頻信號(hào),本實(shí)用新型硬件電路每秒能夠提供超過(guò)160GFLOP/s的浮點(diǎn)能力,能夠同時(shí)運(yùn)行多種先進(jìn)的處理算法,改善輸出數(shù)據(jù)的質(zhì)量,適用于各種不同的安裝環(huán)境。 |
