DMA編程電路及基于DMA編程電路的編程方法
基本信息
申請(qǐng)?zhí)?/td> | CN202011625752.9 | 申請(qǐng)日 | - |
公開(公告)號(hào) | CN112685344A | 公開(公告)日 | 2021-04-20 |
申請(qǐng)公布號(hào) | CN112685344A | 申請(qǐng)公布日 | 2021-04-20 |
分類號(hào) | G06F13/28(2006.01)I;G06F9/50(2006.01)I | 分類 | 計(jì)算;推算;計(jì)數(shù); |
發(fā)明人 | 王世好;王偉 | 申請(qǐng)(專利權(quán))人 | 合肥市芯海電子科技有限公司 |
代理機(jī)構(gòu) | 深圳市恒申知識(shí)產(chǎn)權(quán)事務(wù)所(普通合伙) | 代理人 | 趙勝寶 |
地址 | 230000安徽省合肥市高新區(qū)創(chuàng)新大道2800號(hào)合肥創(chuàng)新產(chǎn)業(yè)園二期F1樓1402室 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明公開了一種DMA編程電路及基于該DMA編程電路的編程方法,其中,該DMA編程電路主要包括:DMA接口、數(shù)據(jù)復(fù)用器及控制復(fù)用器;DMA接口用于獲取DMA控制信號(hào),且DMA接口與Flash控制器之間具有第二數(shù)據(jù)通道;控制復(fù)用器用于對(duì)DMA控制信號(hào)與處理器控制信號(hào)進(jìn)行選擇;數(shù)據(jù)復(fù)用器用于對(duì)所述第一數(shù)據(jù)通道與所述第二數(shù)據(jù)通道進(jìn)行擇一選通;Flash控制器用于根據(jù)DMA控制信號(hào)和第二數(shù)據(jù)通道將來自DMA接口的編程數(shù)據(jù)寫入Flash存儲(chǔ)器,或者,根據(jù)處理器控制信號(hào)和第一數(shù)據(jù)通道將來自CPU接口的編程數(shù)據(jù)寫入Flash存儲(chǔ)器。本發(fā)明的技術(shù)方案能夠在編程控制時(shí),釋放處理器資源,提高處理器性能。?? |
