利用仿真工具計(jì)算DRAM通訊數(shù)據(jù)建立時(shí)間及保持時(shí)間的方法

基本信息

申請(qǐng)?zhí)?/td> CN201711256788.2 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN108021749B 公開(kāi)(公告)日 2021-08-06
申請(qǐng)公布號(hào) CN108021749B 申請(qǐng)公布日 2021-08-06
分類號(hào) G06F30/20(2020.01)I;G06F30/30(2020.01)I;G06F119/12(2020.01)N;G06F115/12(2020.01)N 分類 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 梅燕;文頌;喬中帥 申請(qǐng)(專利權(quán))人 延鋒偉世通電子科技(上海)有限公司
代理機(jī)構(gòu) 上海驍象知識(shí)產(chǎn)權(quán)代理有限公司 代理人 趙峰
地址 200233上海市徐匯區(qū)田林路192號(hào)1號(hào)樓201-27室
法律狀態(tài) -

摘要

摘要 一種利用仿真工具計(jì)算DRAM通訊數(shù)據(jù)建立時(shí)間及保持時(shí)間的方法,涉及電氣線路板技術(shù)領(lǐng)域,所解決的是減少PCB板開(kāi)發(fā)成本及開(kāi)發(fā)時(shí)間的技術(shù)問(wèn)題。該方法先采用仿真方法獲取時(shí)鐘信號(hào)及通訊數(shù)據(jù)的最大、最小飛行時(shí)長(zhǎng);并在控制器與DRAM通訊的讀寫周期,在時(shí)鐘信號(hào)有效之后再延遲一段時(shí)間開(kāi)始讀取或發(fā)送通訊數(shù)據(jù);再根據(jù)時(shí)鐘信號(hào)及通訊數(shù)據(jù)的最大、最小飛行時(shí)長(zhǎng)計(jì)算出DRAM通訊數(shù)據(jù)的最小建立時(shí)間、最小保持時(shí)間。本發(fā)明提供的方法,適用于PCB板的開(kāi)發(fā)。