一種改善放大器的諧波抑制和輸出三階截點的電路結(jié)構(gòu)

基本信息

申請?zhí)?/td> CN201920355548.6 申請日 -
公開(公告)號 CN209358502U 公開(公告)日 2019-09-06
申請公布號 CN209358502U 申請公布日 2019-09-06
分類號 H03F1/02(2006.01)I; H03F3/183(2006.01)I; H03F3/21(2006.01)I; H03F3/24(2006.01)I 分類 基本電子電路;
發(fā)明人 田彬剛 申請(專利權(quán))人 成都國新思創(chuàng)科技有限公司
代理機構(gòu) 成都為知盾專利代理事務(wù)所(特殊普通合伙) 代理人 成都國新思創(chuàng)科技有限公司
地址 610000 四川省成都市中國(四川)自由貿(mào)易試驗區(qū)成都高新區(qū)天府大道北段1480號9號樓3棟8層1號
法律狀態(tài) -

摘要

摘要 本實用新型公開了一種改善放大器的諧波抑制和輸出三階截點的電路結(jié)構(gòu),包括兩巴倫電路和兩個放大器,采用差分模式的電路可以有效地提高放大器的輸出三階截點,而且可以提高放大器的諧波抑制。將其放在接收機末級,如果接收機諧波要求不是很高的情況下可以直接省去末級的低通濾波器,而且可以提高末級放大器的輸出三階截點。