一種基于申威411處理器的CPCI主控板

基本信息

申請(qǐng)?zhí)?/td> CN201821235917.X 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN208400125U 公開(kāi)(公告)日 2019-01-18
申請(qǐng)公布號(hào) CN208400125U 申請(qǐng)公布日 2019-01-18
分類(lèi)號(hào) G06F15/78(2006.01)I 分類(lèi) 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 鄧林; 吳東海 申請(qǐng)(專(zhuān)利權(quán))人 成都愛(ài)斯頓科技有限公司
代理機(jī)構(gòu) 成都華風(fēng)專(zhuān)利事務(wù)所(普通合伙) 代理人 成都愛(ài)斯頓科技有限公司
地址 610000 四川省成都市武侯區(qū)一環(huán)路南一段47號(hào)川音大廈A座4樓6號(hào)
法律狀態(tài) -

摘要

摘要 本實(shí)用新型涉及一種基于申威411處理器的CPCI主控板,包括供電的直流電源以及申威處理器、PCIE Switch、PCIE to PCI Bridge、South Bridge、FPGA和CPCI連接器,所述申威處理器分別與PCIE Switch、FPGA和CPCI連接器連接,所述PCIE to PCI Bridge分別與PCIE Switch和South Bridge連接,所述CPCI連接器還分別與PCIE Switch、PCIE to PCI Bridge、South Bridge和FPGA連接。本實(shí)用新型將申威處理器與PCIE Switch及南橋配合,實(shí)現(xiàn)CPCI主控板的整體設(shè)計(jì);利用FPGA實(shí)現(xiàn)上下電時(shí)序控制、平臺(tái)的維護(hù)、BMC功能,以及實(shí)現(xiàn)CPU對(duì)Flash底層固件的加載過(guò)程。