一種人工智能微處理器

基本信息

申請(qǐng)?zhí)?/td> CN201711388598.6 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN108153190A 公開(kāi)(公告)日 2018-06-12
申請(qǐng)公布號(hào) CN108153190A 申請(qǐng)公布日 2018-06-12
分類號(hào) G05B19/042 分類 控制;調(diào)節(jié);
發(fā)明人 羅閎訚 申請(qǐng)(專利權(quán))人 福建英吉微電子設(shè)計(jì)有限公司
代理機(jī)構(gòu) - 代理人 -
地址 350015 福建省福州市馬尾區(qū)儒江西路1號(hào)新大陸科技園
法律狀態(tài) -

摘要

摘要 本發(fā)明公開(kāi)了一種人工智能微處理器,包括中央處理器、圖形處理器、數(shù)字信號(hào)處理模塊及專用集成電路,其特征在于,還包括通訊接口、計(jì)算模塊、計(jì)算單元、本地寄存器、片上緩存器及SDRAM DMA模塊,其中通訊接口與計(jì)算模塊相互獨(dú)立,通訊接口與主機(jī)端通訊,計(jì)算模塊進(jìn)行人工智能計(jì)算;計(jì)算單元通過(guò)本地寄存器緩存中間數(shù)據(jù),并按照二維網(wǎng)絡(luò)進(jìn)行互聯(lián);所述片上緩存器包括行存儲(chǔ)器及列存儲(chǔ)器,計(jì)算單元使用行存儲(chǔ)器廣播和列存儲(chǔ)器廣播,分別從行存儲(chǔ)器及列存儲(chǔ)器進(jìn)行輸入;SDRAM DMA模塊采用兩級(jí)狀態(tài)控制計(jì)算流程。通過(guò)上述方式,本發(fā)明可提供較高計(jì)算吞吐量,也可提供較高的能量效率。