一種基于FPGA的點(diǎn)云網(wǎng)絡(luò)的目標(biāo)檢測(cè)處理系統(tǒng)和方法
基本信息
申請(qǐng)?zhí)?/td> | CN202110017635.2 | 申請(qǐng)日 | - |
公開(kāi)(公告)號(hào) | CN112732633A | 公開(kāi)(公告)日 | 2021-04-30 |
申請(qǐng)公布號(hào) | CN112732633A | 申請(qǐng)公布日 | 2021-04-30 |
分類(lèi)號(hào) | G06F15/78;G06F5/06;G06K9/62 | 分類(lèi) | 計(jì)算;推算;計(jì)數(shù); |
發(fā)明人 | 張震 | 申請(qǐng)(專(zhuān)利權(quán))人 | 上海雪湖科技有限公司 |
代理機(jī)構(gòu) | 上海浙晟知識(shí)產(chǎn)權(quán)代理事務(wù)所(普通合伙) | 代理人 | 楊小雙 |
地址 | 200050 上海市長(zhǎng)寧區(qū)長(zhǎng)寧路999號(hào)6樓6275室 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明涉及到點(diǎn)云網(wǎng)絡(luò)技術(shù)領(lǐng)域,尤其涉及到一種基于FPGA的點(diǎn)云網(wǎng)絡(luò)的目標(biāo)檢測(cè)處理系統(tǒng)和方法,該系統(tǒng)包括篩選模塊和匹配模塊;篩選模塊包括有三級(jí)比較器、閾值比較器、第一標(biāo)記計(jì)數(shù)器、寄存器和FIFO輸出端口;匹配模塊包括第二標(biāo)記計(jì)數(shù)器、標(biāo)記匹配模塊;通過(guò)本發(fā)明技術(shù)方案系統(tǒng)和處理方法可以大幅提高處理速度降低網(wǎng)絡(luò)的整體時(shí)延,可以實(shí)現(xiàn)在較少資源的使用的同時(shí)達(dá)到了很高的計(jì)算效率。 |
