邏輯地址范圍的存儲方法、裝置及存儲設備
基本信息
申請?zhí)?/td> | CN201910305273.X | 申請日 | - |
公開(公告)號 | CN111831575A | 公開(公告)日 | 2020-10-27 |
申請公布號 | CN111831575A | 申請公布日 | 2020-10-27 |
分類號 | G06F12/02(2006.01)I | 分類 | 計算;推算;計數(shù); |
發(fā)明人 | 吳國駿;曾偉;霍文捷 | 申請(專利權)人 | 武漢??荡鎯夹g有限公司 |
代理機構 | 北京三高永信知識產權代理有限責任公司 | 代理人 | 武漢??荡鎯夹g有限公司 |
地址 | 430074湖北省武漢市東湖開發(fā)區(qū)關山一路1號軟件園五期F4棟21層01室 | ||
法律狀態(tài) | - |
摘要
摘要 | 本申請公開了一種邏輯地址范圍的存儲方法、裝置及存儲介質,屬于存儲技術領域。所述方法包括獲取主機端發(fā)送的數(shù)據(jù)操作命令;確定數(shù)據(jù)操作命令對應的第一邏輯地址范圍,并構建存儲有第一邏輯地址范圍的第一節(jié)點;若檢測到第一節(jié)點與第一鏈表中的節(jié)點發(fā)生沖突,則將第一節(jié)點插入到第二鏈表中,第一鏈表中的節(jié)點用于存儲正在響應的數(shù)據(jù)操作命令對應的邏輯地址范圍,第二鏈表用于存儲等待插入第一鏈表的節(jié)點。本申請?zhí)峁┑牡谝绘湵砜梢灾苯硬迦脒壿嫷刂贩秶?,減小了邏輯地址范圍的插入次數(shù),顯著提高了存儲設備的讀寫性能,通過在節(jié)點發(fā)生沖突時,將節(jié)點插入第二鏈表進行排隊等待,避免了邏輯地址范圍的沖突,保證了邏輯地址范圍的操作時序。?? |
