基于固態(tài)硬盤的FPGA原型驗證加速系統(tǒng)及實現(xiàn)方法
基本信息
申請?zhí)?/td> | CN201910577565.9 | 申請日 | - |
公開(公告)號 | CN110399645A | 公開(公告)日 | 2019-11-01 |
申請公布號 | CN110399645A | 申請公布日 | 2019-11-01 |
分類號 | G06F17/50(2006.01)I | 分類 | 計算;推算;計數(shù); |
發(fā)明人 | 李湘錦; 張鵬; 董懷玉; 王宏偉 | 申請(專利權)人 | 蘇州工業(yè)園區(qū)記憶科技有限公司 |
代理機構 | 深圳市精英專利事務所 | 代理人 | 深圳憶聯(lián)信息系統(tǒng)有限公司; 蘇州工業(yè)園區(qū)記憶科技有限公司; 記憶科技(深圳)有限公司 |
地址 | 518067 廣東省深圳市南山區(qū)蛇口街道蛇口后海大道東角頭廠房D24/F-02 | ||
法律狀態(tài) | - |
摘要
摘要 | 本申請涉及一種基于固態(tài)硬盤的FPGA原型驗證加速系統(tǒng)、實現(xiàn)方法、計算機設備和存儲介質,其中該實現(xiàn)方法包括:在IC設計的前期階段,在FPGA上驗證芯片架構及固件是否影響性能;固件在FPGA上進行原型驗證以及評估性能;若性能出現(xiàn)問題,則在數(shù)據(jù)通路中增加監(jiān)測模塊,通過所述監(jiān)測模塊精準定位問題是芯片架構還是固件設計不合理。本發(fā)明實現(xiàn)了將搜索操作完全由軟硬件配合完成,測試性能軟件和環(huán)境與ASIC相同;能夠在FPGA上測試性能,和ASIC測試結果相比,誤差小,實現(xiàn)了提高調(diào)試效率。 |
