一種多功能信號(hào)發(fā)生器校正方法及多功能信號(hào)發(fā)生器

基本信息

申請(qǐng)?zhí)?/td> CN202110589725.9 申請(qǐng)日 -
公開(公告)號(hào) CN113434454A 公開(公告)日 2021-09-24
申請(qǐng)公布號(hào) CN113434454A 申請(qǐng)公布日 2021-09-24
分類號(hào) G06F15/78(2006.01)I 分類 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 凌云;陶春壽 申請(qǐng)(專利權(quán))人 杭州加速科技有限公司
代理機(jī)構(gòu) 浙江杭知橋律師事務(wù)所 代理人 陳麗霞
地址 310000浙江省杭州市余杭區(qū)余杭街道文一西路1818-1號(hào)1幢103M室
法律狀態(tài) -

摘要

摘要 本發(fā)明涉及多功能信號(hào)發(fā)生器裝置,公開了一種多功能信號(hào)發(fā)生器校正方法及多功能信號(hào)發(fā)生器,其包括主控制單元、FPGA單元和DAC單元;其方法包括,波表數(shù)據(jù)的傳輸,主控制單元發(fā)送波表數(shù)據(jù)并配置波表數(shù)據(jù)的頻率,并將波表文件和頻率傳送至FPGA單元;波形數(shù)據(jù)的校正,F(xiàn)PGA單元對(duì)接收的波表數(shù)據(jù)進(jìn)行存儲(chǔ)和讀取,并通過幅頻修正算法校正,將校正后的波形數(shù)據(jù)傳送至DAC單元。根據(jù)DAC的零階保持特性,在數(shù)字信號(hào)輸入DAC之前進(jìn)行幅值校正,從而對(duì)幅頻失真進(jìn)行校正,從而大大提高了多功能信號(hào)發(fā)生器系統(tǒng)輸出信號(hào)的幅頻特性。