嵌入式系統(tǒng)中加快SM9雙線性對(duì)運(yùn)算的實(shí)現(xiàn)方法及裝置
基本信息
申請(qǐng)?zhí)?/td> | CN202011616501.4 | 申請(qǐng)日 | - |
公開(公告)號(hào) | CN112769557A | 公開(公告)日 | 2021-05-07 |
申請(qǐng)公布號(hào) | CN112769557A | 申請(qǐng)公布日 | 2021-05-07 |
分類號(hào) | H04L9/08(2006.01)I;G06F9/30(2006.01)I | 分類 | - |
發(fā)明人 | 王亞偉;司明;魏凱凱;田磊 | 申請(qǐng)(專利權(quán))人 | 北京宏思電子技術(shù)有限責(zé)任公司 |
代理機(jī)構(gòu) | - | 代理人 | - |
地址 | 100085北京市海淀區(qū)學(xué)清路9號(hào)匯智大廈B座15層1505 | ||
法律狀態(tài) | - |
摘要
摘要 | 本申請(qǐng)涉及信息安全技術(shù)領(lǐng)域,特別是涉及一種嵌入式系統(tǒng)中加快SM9雙線性對(duì)運(yùn)算的實(shí)現(xiàn)方法及裝置。本申請(qǐng)中,通過SM9密碼系統(tǒng)中雙線性對(duì)的線函數(shù)點(diǎn)倍過程的運(yùn)算,加快了雙線性對(duì)運(yùn)算過程的運(yùn)算速度,減少了雙線性對(duì)運(yùn)算過程的時(shí)間。 |
