一種分組加密算法的高效實現(xiàn)方法和高效實現(xiàn)裝置
基本信息
申請?zhí)?/td> | CN201811494967.4 | 申請日 | - |
公開(公告)號 | CN109600215A | 公開(公告)日 | 2019-04-09 |
申請公布號 | CN109600215A | 申請公布日 | 2019-04-09 |
分類號 | H04L9/06(2006.01)I | 分類 | 電通信技術(shù); |
發(fā)明人 | 王亞偉; 雷艷; 張賀 | 申請(專利權(quán))人 | 北京宏思電子技術(shù)有限責任公司 |
代理機構(gòu) | - | 代理人 | - |
地址 | 100085 北京市海淀區(qū)學清路9號匯智大廈B座15層1505 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明公開了一種分組加密算法的高效實現(xiàn)方法和高效實現(xiàn)裝置,涉及信息安全領(lǐng)域,所述裝置包括:第二拆分模塊、第二運算模塊和第二組合模塊;分別用于將第二段輸入數(shù)據(jù)進行拆分;用于將拆分后的數(shù)據(jù)分別與預設(shè)數(shù)據(jù)進行與運算和預設(shè)移位運算得到多個移位運算結(jié)果;將拆分后的部分數(shù)據(jù)進行預設(shè)移位運算和與運算后得到多個第二與運算結(jié)果;按照預設(shè)組合將移位運算結(jié)果和第二與運算結(jié)果分組進行或運算,根據(jù)得到的多個或運算結(jié)果得到多個輸出數(shù)據(jù);用于將多個或運算結(jié)果進行組合得到第二段輸出數(shù)據(jù);本發(fā)明使分組加密算法在安全芯片中的運行速度倍速增長,提升了安全芯片在使用分組加密算法對數(shù)據(jù)進行安全操作時的效率,提升了安全芯片的性能。 |
