面向遠(yuǎn)程FPGA設(shè)備的動態(tài)部分可重構(gòu)配置裝置及方法
基本信息
申請?zhí)?/td> | CN202110027843.0 | 申請日 | - |
公開(公告)號 | CN112347035B | 公開(公告)日 | 2021-06-25 |
申請公布號 | CN112347035B | 申請公布日 | 2021-06-25 |
分類號 | G06F15/78;H04W4/70 | 分類 | 計(jì)算;推算;計(jì)數(shù); |
發(fā)明人 | 羅遠(yuǎn)哲;劉瑞景;劉潔;何宗林;王軍亮;劉佳佳;申慈恩;徐盼云;孟小鈺 | 申請(專利權(quán))人 | 北京中超偉業(yè)信息安全技術(shù)股份有限公司 |
代理機(jī)構(gòu) | 北京高沃律師事務(wù)所 | 代理人 | 王愛濤 |
地址 | 102200 北京市昌平區(qū)科技園區(qū)超前路甲1號10號樓302室 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明涉及一種面向遠(yuǎn)程FPGA設(shè)備的動態(tài)部分可重構(gòu)配置裝置及方法。所述裝置包括遠(yuǎn)程管理平臺和FPGA可重構(gòu)系統(tǒng)平臺;所述遠(yuǎn)程管理平臺以及所述FPGA可重構(gòu)系統(tǒng)平臺通過5G局域網(wǎng)絡(luò)進(jìn)行通信;所述FPGA可重構(gòu)系統(tǒng)平臺包括:FPGA內(nèi)部的靜態(tài)邏輯區(qū)與FPGA內(nèi)部的動態(tài)邏輯區(qū)以及外部RAM/ROM存儲單元;所述FPGA內(nèi)部的靜態(tài)邏輯區(qū)分別與所述遠(yuǎn)程管理平臺、所述外部RAM/ROM存儲單元以及所述FPGA內(nèi)部的動態(tài)邏輯區(qū)連接。本發(fā)明降低了系統(tǒng)功耗以及運(yùn)維成本。 |
