一種前端音頻測試裝置及音頻測試系統(tǒng)
基本信息
申請?zhí)?/td> | CN201921504931.X | 申請日 | - |
公開(公告)號 | CN210270874U | 公開(公告)日 | 2020-04-07 |
申請公布號 | CN210270874U | 申請公布日 | 2020-04-07 |
分類號 | G06F11/22 | 分類 | 計(jì)算;推算;計(jì)數(shù); |
發(fā)明人 | 葛慶國 | 申請(專利權(quán))人 | 上海先基半導(dǎo)體科技有限公司 |
代理機(jī)構(gòu) | 深圳眾鼎專利商標(biāo)代理事務(wù)所(普通合伙) | 代理人 | 上海先基半導(dǎo)體科技有限公司 |
地址 | 200000 上海市浦東新區(qū)中國(上海)自由貿(mào)易試驗(yàn)區(qū)芳春路400號1幢3層301-495室 | ||
法律狀態(tài) | - |
摘要
摘要 | 本實(shí)用新型適用于音頻處理技術(shù)領(lǐng)域,提供了一種前端音頻測試裝置及系統(tǒng),包括:現(xiàn)場可編程門陣列FPGA;與現(xiàn)場可編程門陣列FPGA連接的麥克風(fēng)陣列、I2S輸出接口、I2S輸入接口、音頻輸出模塊、電源模塊;所述麥克風(fēng)陣列采集外部的原始音頻數(shù)據(jù),并發(fā)送到所述FPGA進(jìn)行存儲,所述FPGA通過所述I2S輸出接口將所述原始音頻數(shù)據(jù)發(fā)送至后端音頻算法模塊進(jìn)行處理;所述FPGA還通過所述I2S輸入接口接收所述后端音頻算法模塊發(fā)送的處理后的音頻數(shù)據(jù),并將其發(fā)送至音頻輸出模塊,所述音頻輸出模塊對所述處理后的音頻數(shù)據(jù)進(jìn)行轉(zhuǎn)換并播放。本實(shí)用新型為后端音頻算法提供了功能全面的前端硬件支撐和基本的數(shù)據(jù)處理,解決了現(xiàn)有技術(shù)對音頻算法的功能和性能的評估效果欠佳的問題。 |
