基于FPGA的視頻幀緩存控制器及其控制方法

基本信息

申請(qǐng)?zhí)?/td> CN202110220823.5 申請(qǐng)日 -
公開(公告)號(hào) CN113015001A 公開(公告)日 2021-06-22
申請(qǐng)公布號(hào) CN113015001A 申請(qǐng)公布日 2021-06-22
分類號(hào) H04N21/44;H04N5/14;H04N5/04 分類 電通信技術(shù);
發(fā)明人 曹捷 申請(qǐng)(專利權(quán))人 上海先基半導(dǎo)體科技有限公司
代理機(jī)構(gòu) 上海思捷知識(shí)產(chǎn)權(quán)代理有限公司 代理人 羅磊
地址 200120 上海市浦東新區(qū)自由貿(mào)易實(shí)驗(yàn)區(qū)芳春路400號(hào)1幢3層301-495室
法律狀態(tài) -

摘要

摘要 本發(fā)明提供一種基于FPGA的視頻幀緩存控制器及其控制方法中,該視頻幀緩存控制器包括檢測配置控制模塊、存儲(chǔ)器控制模塊和數(shù)據(jù)交互模塊,檢測配置控制模塊用于根據(jù)每次接收的視頻數(shù)據(jù)得到即時(shí)的參考時(shí)鐘頻率,存儲(chǔ)器控制模塊用于根據(jù)所述即時(shí)的參考時(shí)鐘頻率實(shí)時(shí)調(diào)整與其連接的存儲(chǔ)器的時(shí)鐘頻率,數(shù)據(jù)交互模塊用于通過所述存儲(chǔ)器控制模塊與所述存儲(chǔ)器進(jìn)行視頻數(shù)據(jù)交互。本發(fā)明通過存儲(chǔ)器控制模塊在接收低碼率視頻流時(shí)實(shí)時(shí)調(diào)整存儲(chǔ)器的時(shí)鐘頻率,從而降低視頻幀緩存控制器的功耗,提高了能源利用率。