SoC內(nèi)置高精度高速振蕩器的數(shù)字校準方法及裝置
基本信息
申請?zhí)?/td> | CN202010054030.6 | 申請日 | - |
公開(公告)號 | CN111224664A | 公開(公告)日 | 2020-06-02 |
申請公布號 | CN111224664A | 申請公布日 | 2020-06-02 |
分類號 | H03L7/099(2006.01)I | 分類 | 基本電子電路; |
發(fā)明人 | 陳偉杰 | 申請(專利權(quán))人 | 核芯互聯(lián)科技(青島)有限公司 |
代理機構(gòu) | 北京知呱呱知識產(chǎn)權(quán)代理有限公司 | 代理人 | 白袖龍 |
地址 | 266100山東省青島市嶗山區(qū)科苑緯一路1號D1樓2701 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明涉及電子技術(shù)領(lǐng)域,具體涉及一種SoC內(nèi)置高精度高速振蕩器的數(shù)字校準方法和裝置。一種高速振蕩器的數(shù)字校準方法,包括:片外輔助校準裝置、片內(nèi)I/O復(fù)用管理模塊、OSC數(shù)字快速頻率校準模塊、校準結(jié)果判決器、片內(nèi)高速振蕩器、嵌入式Flash;其中,二分法遞進式快速修正校準算法,支持校準寄存器Trim位寬參數(shù)化可配置,以滿足不同的SoC芯片校準誤差需求;片內(nèi)高速振蕩器的數(shù)字校準流程,經(jīng)過二分法遞歸判決,可以快速找到閾值,不僅提高效率,而且簡潔。進一步地,本發(fā)明還增加一級校準誤差判決器,可進一步提高校準系統(tǒng)的半比特精度。此外,片外輔助校準裝置提供低速的時鐘基準,以及上位機校準操作界面,方便用戶操作以及加速量產(chǎn)流程。?? |
