一種抑制PCB走線串擾的電路

基本信息

申請?zhí)?/td> CN202121382271.X 申請日 -
公開(公告)號 CN215186694U 公開(公告)日 2021-12-14
申請公布號 CN215186694U 申請公布日 2021-12-14
分類號 H03K19/003(2006.01)I 分類 基本電子電路;
發(fā)明人 關(guān)盈 申請(專利權(quán))人 山東浪潮科學研究院有限公司
代理機構(gòu) 濟南泉城專利商標事務所 代理人 李桂存
地址 250101山東省濟南市歷下區(qū)高新區(qū)浪潮路1036號S02號樓
法律狀態(tài) -

摘要

摘要 一種抑制PCB走線串擾的電路,運算放大器Ⅰ和運算放大器Ⅱ工作在線性區(qū),輸入電流為零,差模輸入電壓為零,電阻Ⅱ為限流電阻,作用是克服運放進入非線性區(qū)而不能自動恢復,輸入信號經(jīng)過電阻Ⅱ后輸入運算放大器Ⅰ,運算放大器Ⅱ、電容、電阻Ⅲ、電阻Ⅳ和電阻Ⅵ構(gòu)成積分電路,目的是作為運算放大器Ⅰ的反饋電路,最終運算放大器Ⅰ輸出電壓信號達到了抑制串擾的目的,避免了設計中繞線過多或線間距過大造成設計PCB空間不足,而且節(jié)省了工作量,不會增加電路板的層數(shù)和復雜度。