串行外設(shè)接口SPI總線電路、實(shí)現(xiàn)方法以及電子設(shè)備
基本信息
申請?zhí)?/td> | CN201510214505.2 | 申請日 | - |
公開(公告)號 | CN104834620B | 公開(公告)日 | 2018-07-31 |
申請公布號 | CN104834620B | 申請公布日 | 2018-07-31 |
分類號 | G06F13/40 | 分類 | 計(jì)算;推算;計(jì)數(shù); |
發(fā)明人 | 鄧雪冰;朱明;代崇光 | 申請(專利權(quán))人 | 小鳥科技有限公司 |
代理機(jī)構(gòu) | 北京市隆安律師事務(wù)所 | 代理人 | 權(quán)鮮枝 |
地址 | 100095 北京市海淀區(qū)高里掌路1號院15號樓3層2單元301室-071號 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明公開了一種串行外設(shè)接口SPI總線電路、實(shí)現(xiàn)方法以及電子設(shè)備,該串行外設(shè)接口SPI總線電路包括:作為主設(shè)備的第一主機(jī)和第二主機(jī)以及作為從設(shè)備的一從機(jī);第一主機(jī)、第二主機(jī)以及一從機(jī)上均設(shè)有SPI總線接口,第一主機(jī)的SPI總線接口、第二主機(jī)的SPI總線接口與一從機(jī)的SPI總線接口之間連接;第一主機(jī)上設(shè)有控制接口,第二主機(jī)上設(shè)有控制引腳,第一主機(jī)經(jīng)控制接口向第二主機(jī)的控制引腳發(fā)送控制指令,以實(shí)現(xiàn)第一主機(jī)和第二主機(jī)分時復(fù)用一從機(jī)的SPI總線接口。通過本發(fā)明的這種SPI總線電路實(shí)現(xiàn)了分時復(fù)用機(jī)制,數(shù)據(jù)流向的有效管理,實(shí)現(xiàn)數(shù)據(jù)的傳輸和存儲,同時方便系統(tǒng)后期的調(diào)試和升級。 |
