一種基于FPGA的TDD-LTE同步模塊

基本信息

申請?zhí)?/td> CN201922421138.X 申請日 -
公開(公告)號 CN210578536U 公開(公告)日 2020-05-19
申請公布號 CN210578536U 申請公布日 2020-05-19
分類號 H04B1/40;H04W56/00 分類 電通信技術(shù);
發(fā)明人 謝思坦 申請(專利權(quán))人 深圳市傲立電子有限公司
代理機(jī)構(gòu) 武漢臻誠專利代理事務(wù)所(普通合伙) 代理人 陳玉
地址 518053 廣東省深圳市南山區(qū)沙河街道海景花園海韻閣8D
法律狀態(tài) -

摘要

摘要 本實用新型公開了一種基于FPGA的TDD?LTE同步模塊,其特征在于,包括:天線、運算放大器、混頻器、本振芯片、模數(shù)轉(zhuǎn)換器、FPGA芯片及晶振;通過天線接收射頻信號,該射頻信號經(jīng)運算放大器放大后進(jìn)入混頻器,所述混頻器將運算放大器輸出的信號和本振芯片產(chǎn)生的另一頻率信號進(jìn)行混頻并輸出至模數(shù)轉(zhuǎn)換器,所述模數(shù)轉(zhuǎn)換器將射頻信號轉(zhuǎn)換為數(shù)字信號并輸入至FPGA芯片進(jìn)行處理,從而實現(xiàn)輸出TDD?LTE同步信號,同時,采用晶振提供工作時鐘信號,以保證模塊正常工作;實現(xiàn)了TDD?LTE上下行同步信號傳輸功能,具有結(jié)構(gòu)簡單,且各器件相互獨立,維護(hù)簡單,降低了生產(chǎn)成本,提高了系統(tǒng)的穩(wěn)定性等優(yōu)勢。