一種LDPC譯碼過程中校驗節(jié)點更新方法、系統(tǒng)及存儲介質

基本信息

申請?zhí)?/td> CN202110453200.2 申請日 -
公開(公告)號 CN113285723A 公開(公告)日 2021-08-20
申請公布號 CN113285723A 申請公布日 2021-08-20
分類號 H03M13/11 分類 基本電子電路;
發(fā)明人 劉銀濤;劉揚;朱輝;程健 申請(專利權)人 武漢夢芯科技有限公司
代理機構 北京輕創(chuàng)知識產權代理有限公司 代理人 何佩英
地址 430073 湖北省武漢市東湖新技術開發(fā)區(qū)高新大道980號北斗大廈9層
法律狀態(tài) -

摘要

摘要 本發(fā)明涉及一種LDPC譯碼過程中校驗節(jié)點更新方法、系統(tǒng)及存儲介質,其方法包括,步驟1,利用置信度矩陣M初始化寄存器S,得到S序列;且令ε=0;步驟2,將首個元素S[0]作為最小對數(shù)似然比及其對應的有限域元素;步驟3,判斷首個元素S[0]的最小對數(shù)似然比是否存在于輸出的置信度向量中;若否,則執(zhí)行步驟4;若是,則執(zhí)行步驟5;步驟4,將首個元素S[0]存儲于輸出的置信度向量的第ε位中;步驟5,刪除首個元素S[0],并將首個元素S[0]在置信度矩陣M中對應元素的右邊元素作為新元素,采用二分排序方法在S序列中插入新元素,得到新S序列。本發(fā)明可以使得C2V的更新過程節(jié)省大量時間,大大提升了LDPC的譯碼效率。