一種磁傳感器芯片抗電磁干擾結(jié)構(gòu)及其制備方法

基本信息

申請?zhí)?/td> CN202011226228.4 申請日 -
公開(公告)號 CN112577531A 公開(公告)日 2021-03-30
申請公布號 CN112577531A 申請公布日 2021-03-30
分類號 G01R33/00(2006.01)I;G01R33/02(2006.01)I;G01R33/09(2006.01)I;G01D5/244(2006.01)I 分類 測量;測試;
發(fā)明人 于泠然;王磊;于廣華;潘月斗;馮春;陳濤 申請(專利權(quán))人 北京麥格納材科技有限公司
代理機(jī)構(gòu) 北京市廣友專利事務(wù)所有限責(zé)任公司 代理人 張仲波;鄧琳
地址 101300北京市順義區(qū)仁和鎮(zhèn)順強(qiáng)路1號2幢1層
法律狀態(tài) -

摘要

摘要 本發(fā)明公開了一種磁傳感器芯片抗電磁干擾結(jié)構(gòu)及其制備方法,所述磁傳感器芯片抗電磁干擾結(jié)構(gòu)包括并聯(lián)設(shè)置在磁編碼器磁碼盤上的多組惠斯通雙電橋結(jié)構(gòu);每組所述惠斯通雙電橋結(jié)構(gòu)之內(nèi)的兩個惠斯通電橋的電角度為90°,相鄰兩組所述惠斯通雙電橋結(jié)構(gòu)的電角度為360°;電角度定義為:用磁編碼器磁傳感器芯片測量碼盤磁極信號時,磁傳感器芯片中惠斯通電橋輸出電壓弦波信號對應(yīng)的相位角度。本發(fā)明基于磁編碼器磁碼盤的磁極寬度以及磁碼盤尺寸,將通用的磁傳感器芯片惠斯通雙電橋結(jié)構(gòu)改為多組惠斯通雙電橋空間并聯(lián)結(jié)構(gòu),以多組惠斯通雙電橋結(jié)構(gòu)測量結(jié)果的均值作為輸出電壓值,能夠有效降低磁傳感器輸出電壓信號的波動范圍,提高其抗電磁干擾性能。??