一種以太網(wǎng)生成可編程時(shí)鐘的方法

基本信息

申請(qǐng)?zhí)?/td> CN201911247051.3 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN111049609B 公開(kāi)(公告)日 2021-11-12
申請(qǐng)公布號(hào) CN111049609B 申請(qǐng)公布日 2021-11-12
分類號(hào) H04J3/06(2006.01)I;H04L29/06(2006.01)I 分類 電通信技術(shù);
發(fā)明人 張吉鋒;謝雪輝;李川;曹葉 申請(qǐng)(專利權(quán))人 上海思爾芯技術(shù)股份有限公司
代理機(jī)構(gòu) 上海申匯專利代理有限公司 代理人 徐俊
地址 200120上海市浦東新區(qū)中國(guó)(上海)自由貿(mào)易試驗(yàn)區(qū)郭守敬路351號(hào)2號(hào)樓660-12室
法律狀態(tài) -

摘要

摘要 本發(fā)明公開(kāi)了一種以太網(wǎng)生成可編程時(shí)鐘的方法、系統(tǒng)、介質(zhì)及終端,所述方法包括:根據(jù)用戶需要設(shè)置硬件環(huán)境,IP地址和時(shí)鐘芯片信號(hào);通過(guò)I2C協(xié)議控制時(shí)鐘芯片控制并生成多個(gè)參數(shù),收集時(shí)鐘生成參數(shù),并連接計(jì)算機(jī)的以太網(wǎng)向外部發(fā)出;外部硬件解析以太網(wǎng)發(fā)出的參數(shù),并轉(zhuǎn)換為I2C指令后發(fā)往多個(gè)時(shí)鐘芯片;時(shí)鐘芯片接收I2C指令之后,生成指定的時(shí)鐘輸出,操作簡(jiǎn)單,可以幫助用戶很方便地驗(yàn)證,調(diào)試IC設(shè)計(jì)的邏輯正確性,以及調(diào)整運(yùn)行期芯片的速度性能參數(shù),能有效的解決背景技術(shù)提出的問(wèn)題。