用于聯(lián)邦學(xué)習(xí)的處理器、異構(gòu)處理系統(tǒng)及隱私數(shù)據(jù)傳輸方法
基本信息
申請?zhí)?/td> | CN202010664237.5 | 申請日 | - |
公開(公告)號 | CN112000598A | 公開(公告)日 | 2020-11-27 |
申請公布號 | CN112000598A | 申請公布日 | 2020-11-27 |
分類號 | G06F13/28(2006.01)I | 分類 | 計(jì)算;推算;計(jì)數(shù); |
發(fā)明人 | 王亞玲;王瑋;胡水海 | 申請(專利權(quán))人 | 深圳致星科技有限公司 |
代理機(jī)構(gòu) | 深圳市力道知識產(chǎn)權(quán)代理事務(wù)所(普通合伙) | 代理人 | 深圳致星科技有限公司 |
地址 | 518038廣東省深圳市南山區(qū)粵海街道高新區(qū)社區(qū)白石路3609號深圳灣科技生態(tài)園二區(qū)9棟A2405 | ||
法律狀態(tài) | - |
摘要
摘要 | 本說明書的實(shí)施例提供一種異構(gòu)處理系統(tǒng)。該異構(gòu)處理系統(tǒng)適用于聯(lián)邦學(xué)習(xí)場景。該異構(gòu)處理系統(tǒng)包括主處理設(shè)備及從處理設(shè)備,主處理設(shè)備和從處理設(shè)備包括PCIe高速接口模塊,PCIe高速接口模塊包括DMA控制器。主處理設(shè)備和從處理設(shè)備之間通過PCIe高速接口的DMA方式來傳輸任務(wù)處理源數(shù)據(jù),通過DMA或PIO方式傳輸任務(wù)配置數(shù)據(jù)。該異構(gòu)處理系統(tǒng)通過PCIe高速接口模塊的DMA控制器為主處理設(shè)備與從處理設(shè)備開辟了一條直接傳送數(shù)據(jù)的通路,無需主處理設(shè)備過多干預(yù)傳送操作,減少了主處理設(shè)備進(jìn)行中斷處理的次數(shù),同時(shí)減少主處理設(shè)備的工作負(fù)擔(dān),具有快速傳輸大量數(shù)據(jù)的能力,很好地滿足了聯(lián)邦學(xué)習(xí)中數(shù)據(jù)傳輸實(shí)時(shí)性和高速性的要求。?? |
