一種基于瞬時(shí)電壓抑制的緩沖串行電路
基本信息
申請?zhí)?/td> | CN201620089991.X | 申請日 | - |
公開(公告)號 | CN205545214U | 公開(公告)日 | 2016-08-31 |
申請公布號 | CN205545214U | 申請公布日 | 2016-08-31 |
分類號 | H03M9/00(2006.01)I | 分類 | 基本電子電路; |
發(fā)明人 | 吳凱;劉菲;張建;李成 | 申請(專利權(quán))人 | 揚(yáng)州森泰電氣設(shè)備有限公司 |
代理機(jī)構(gòu) | 成都弘毅天承知識產(chǎn)權(quán)代理有限公司 | 代理人 | 成都科創(chuàng)谷科技有限公司;揚(yáng)州森泰電氣設(shè)備有限公司 |
地址 | 610041 四川省成都市高新區(qū)天府四街66號2棟8層3號 | ||
法律狀態(tài) | - |
摘要
摘要 | 一種基于瞬時(shí)電壓抑制的緩沖串行電路,本實(shí)用新型涉及信號轉(zhuǎn)換領(lǐng)域,其旨在解決現(xiàn)有串行器存在串行器中不同的時(shí)鐘發(fā)生器采集時(shí)鐘頻率不匹配并導(dǎo)致輸出數(shù)據(jù)誤差較大,同時(shí)存在開關(guān)損耗等技術(shù)問題。該結(jié)構(gòu)主要包括第一時(shí)鐘發(fā)生器:輸出第一時(shí)鐘信號,用于構(gòu)建信號采集時(shí)間窗口;第一多路復(fù)用電路:其采樣時(shí)鐘端口接收第一時(shí)鐘發(fā)生器輸出的第一時(shí)鐘信號,輸入端接收并行源信號且輸出端輸出混合信號;反饋時(shí)鐘發(fā)生器;第二多路復(fù)用電路;所述的復(fù)位電路,包括無源緩沖電路。本實(shí)用新型用于信號的高速串行。 |
