一種高密度PCIE連接器
基本信息
申請?zhí)?/td> | CN201811027038.2 | 申請日 | - |
公開(公告)號 | CN109471827B | 公開(公告)日 | 2021-12-14 |
申請公布號 | CN109471827B | 申請公布日 | 2021-12-14 |
分類號 | G06F13/40(2006.01)I;G06F13/42(2006.01)I | 分類 | 計算;推算;計數(shù); |
發(fā)明人 | 陳國義;張栩;曾德居 | 申請(專利權(quán))人 | 寶德計算機系統(tǒng)股份有限公司 |
代理機構(gòu) | 北京研展知識產(chǎn)權(quán)代理有限公司 | 代理人 | 高歌 |
地址 | 518000 廣東省深圳市福田區(qū)深南中路、華發(fā)北路以西電子科技大廈C座43A | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明公開了一種高密度PCIE連接器,設(shè)置于服務(wù)器主板上,所述高密度PCIE連接器包括引腳B1?B115和引腳A1?A115,所述引腳B1?B115包括PETp0?15和PETn0?15共32根信號線,所述引腳A1?A115包括PERp0?15和PERn0?15共32根信號線,所述64根信號線組成32對差分信號,其中,所述引腳B1?B115中的所述差分信號用于發(fā)送鏈路信號至CPU,所述引腳A1?A115中的所述差分信號用于接收CPU鏈路信號。從而實現(xiàn)PCIE X24的連接器傳輸PCIE X32的信號,這樣不僅可以大大節(jié)省主板的空間,保證方案的可行性,而且保證PCIE信號不會超長。 |
