CPU取指系統(tǒng)及電子設(shè)備

基本信息

申請?zhí)?/td> CN201721135986.9 申請日 -
公開(公告)號 CN207529371U 公開(公告)日 2018-06-22
申請公布號 CN207529371U 申請公布日 2018-06-22
分類號 G06F13/16;G06F12/0866 分類 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 賈敏;何中林 申請(專利權(quán))人 北京融通高科微電子科技有限公司
代理機(jī)構(gòu) 北京超凡志成知識產(chǎn)權(quán)代理事務(wù)所(普通合伙) 代理人 北京融通高科微電子科技有限公司
地址 100085 北京市海淀區(qū)西二旗大街39號2層203-06
法律狀態(tài) -

摘要

摘要 本實(shí)用新型提供了一種CPU取指系統(tǒng)及電子設(shè)備,CPU取指系統(tǒng)中的CPU用于向各個(gè)總線控制器發(fā)送第一地址范圍內(nèi)的指令地址;至少兩個(gè)總線控制器分別與其對應(yīng)的指令存儲器連接,當(dāng)至少兩個(gè)總線控制器中的一個(gè)確定指令地址位于其取指范圍內(nèi),將指令地址轉(zhuǎn)換為存儲地址,在對應(yīng)的指令存儲器內(nèi)讀取存儲于存儲地址處的指令,各個(gè)總線控制器的取值范圍不同且每個(gè)總線控制器的取指范圍內(nèi)任意相鄰的兩個(gè)指令地址之間的間隔等于總線控制器的數(shù)量,至少兩個(gè)所述總線控制器的取指范圍組成第一地址范圍,達(dá)到CPU可以不間斷的令不同總線控制器完成不同的取指過程,減少CPU的等待時(shí)間,提高取指效率的技術(shù)效果。