AVS2高級熵編碼器實現(xiàn)方法及裝置

基本信息

申請?zhí)?/td> CN201711325015.5 申請日 -
公開(公告)號 CN109922341A 公開(公告)日 2019-06-21
申請公布號 CN109922341A 申請公布日 2019-06-21
分類號 H04N19/13(2014.01)I; H04N19/184(2014.01)I; H04N19/70(2014.01)I; H04N19/91(2014.01)I 分類 電通信技術;
發(fā)明人 王世超; 李源; 彭聰 申請(專利權)人 博雅視云(北京)科技有限公司
代理機構 - 代理人 -
地址 100190 北京市海淀區(qū)中關村大街18號8層04-1138
法律狀態(tài) -

摘要

摘要 本發(fā)明提供AVS2高級熵編碼器實現(xiàn)方法及裝置。該編碼器主要由二值化模塊、上下文模型模塊、算術編碼模塊組成。在進行高級熵編碼時,將上下文模型模塊拆分成上下文模型選擇模塊和上下文模型更新模塊,將算術編碼模塊拆分成編碼器狀態(tài)更新模塊和bit生成模塊。上述模塊采用流水結構,提高熵編碼器吞吐率。上下文模型直接使用寄存器存儲的方法實現(xiàn),使上下文模型達到快速存取的目的,并降低硬件實現(xiàn)的復雜度。二值化模塊與上下文模型選擇模塊并行處理,上下文模型更新模塊與編碼器狀態(tài)更新模塊并行處理,提高熵編碼器的處理性能。硬件電路實現(xiàn)裝置中使用異步FIFO進行數據緩存及實現(xiàn)前后級模塊的跨時鐘域操作。